アカウント名:
パスワード:
https://pc.watch.impress.co.jp/docs/news/1288307.html [impress.co.jp] の https://pc.watch.impress.co.jp/img/pcw/docs/1288/307/html/02.jpg.html [impress.co.jp] を見るとDRAMも統合したとありますTSMCの5nmプロセスがDRAM混載可能だったのを初めて知ったチップ全体のトランジスタ数とDRAM部分の面積から想像するに容量せいぜい数百MBという感じなので、SRAMのキャッシュと外部メモリとの間のキャッシュとして使ってるんでしょうか
DRAM統合っていってもオンダイ化したのと、別ダイを同じパッケージに放り込んだのでは違うからな別ダイじゃないの?
よく読んだらオンチップ化って書いてありました失礼しました
特に記載がないってことはHBM2等ではなくLPDDR4接続なんでしょうか
> HBM2等ではなくLPDDR4接続なんでしょうか
https://www.cpu-monkey.com/en/cpu-apple_m1-1804 [cpu-monkey.com]の Memory type の記載を信じるならば、M1 チップは LPDDR4X-4266 と LPDDR5-5500 の両対応みたいですね。
HBM2 だとだいぶコストが高くなりますから今回の価格枠だと Apple は出さないと思います。
仮説として2Chipで16GB言ってるって仮定するとDDR4じゃなくってDDR5なんですよね
> TSMCの5nmプロセスがDRAM混載可能だったのを初めて知った
んなわけないでしょ。Appleはオンチップ化なんて言ってないから、見栄えを重視してプレゼン資料上で正方形になるようにブロック図を拡げたのを解釈間違えてるだけなのでは。
https://www.apple.com/jp/newsroom/2020/11/apple-unleashes-m1/ [apple.com]
より多くのコメントがこの議論にあるかもしれませんが、JavaScriptが有効ではない環境を使用している場合、クラシックなコメントシステム(D1)に設定を変更する必要があります。
アレゲはアレゲを呼ぶ -- ある傍観者
M1プロセッサ (スコア:1)
https://pc.watch.impress.co.jp/docs/news/1288307.html [impress.co.jp] の https://pc.watch.impress.co.jp/img/pcw/docs/1288/307/html/02.jpg.html [impress.co.jp] を見るとDRAMも統合したとあります
TSMCの5nmプロセスがDRAM混載可能だったのを初めて知った
チップ全体のトランジスタ数とDRAM部分の面積から想像するに容量せいぜい数百MBという感じなので、SRAMのキャッシュと外部メモリとの間のキャッシュとして使ってるんでしょうか
Re: (スコア:0)
DRAM統合っていってもオンダイ化したのと、別ダイを同じパッケージに放り込んだのでは違うからな
別ダイじゃないの?
Re: (スコア:0)
よく読んだらオンチップ化って書いてありました
失礼しました
特に記載がないってことはHBM2等ではなくLPDDR4接続なんでしょうか
Re: (スコア:0)
> HBM2等ではなくLPDDR4接続なんでしょうか
https://www.cpu-monkey.com/en/cpu-apple_m1-1804 [cpu-monkey.com]
の Memory type の記載を信じるならば、M1 チップは LPDDR4X-4266 と LPDDR5-5500 の両対応みたいですね。
HBM2 だとだいぶコストが高くなりますから今回の価格枠だと Apple は出さないと思います。
Re: (スコア:0)
仮説として2Chipで16GB言ってるって仮定するとDDR4じゃなくってDDR5なんですよね
Re: (スコア:0)
> TSMCの5nmプロセスがDRAM混載可能だったのを初めて知った
んなわけないでしょ。Appleはオンチップ化なんて言ってないから、見栄えを重視してプレゼン資料上で正方形になるようにブロック図を拡げたのを解釈間違えてるだけなのでは。
https://www.apple.com/jp/newsroom/2020/11/apple-unleashes-m1/ [apple.com]